Projet RNTL Flex-eware (embarqué assez contraint) Fractal+Lightweb CCM (alternative EJB: lourde) => arriver à modèle commun, jusque décembre 2009
Projet ARAVIS: Minalogic, MPSoC asynchrone (Hard TIMA, ST, CEA; Soft: Multimédia ST, Radio FT, Modèle de prog / OS: Sardes) Problématique réduire les conso (c pour ca ke c asynchrone) boucle de contrôle de pour la gestion d'énergie
Proposition de projet ST / Minalogic: programmation à composants pour l'embarqué
Cecilia
En cours de portage pour de l'embarqué musclé (type ARM9)
Début mars: optimisation pour petit embarqué (typiquement pour le MSP430)
Actuelle limite de Cécilia pour le ptetit embarqué: reconfigurabilité => besoin de stocker des informations sur les composants pour le chargement dynamique (gourmand en mémoire)
Fork entre Think et Cécilia depuis la version 2: chaine de compil ST/Sardes -> Fractal (Cécilia)
Travail de Lionel Debroux (IA Sardes):
Demonstrateur Cécilia: décodeur MPEG2 (MPSoC à base de ARM)
Tutorial: prog composant
Fin février: démonstrateur pour la techni Cécilia
Plateforme Ares: interessant pour optimisation
Prévoir, un point en mars
Planning:
Fin février: tutorial + documentation source (doxygen) -> démonstrateur MPEG2
Après enrichir la lib de composants pour construction d'OS (cf relation avec ST)
Pour x86 (pour démo, plus mutualisable)
Capteur "lourd" ou MPSoC: multimédia, reconfigurable